第章锁存器和触发器
摘要:5锁存器和触发器5.2锁存器5.2.1解:由逻辑电路图,可以得到Q端和Q端得逻辑表达式根据上面两式,可以得到该锁存器的功能表,如表题解5.2.1所示。5.2.2用CMOS电路74HCT02或非门构成消除机械开关抖动影响的电路如图题5.2.2所示,试画出在开关S由位置A到B时Q和Q端的波形。如改用TTL电路74LS02实现,R1、R2取值的大致范围为多少?整个电路的功耗发生什么变化?解:如图题5.2.2所示,开关接通A点时,Q=0,Q=1。当开关触点拨离A点瞬间,由于Q=1的作用,其抖动不会影响Q=0的状态。在开关悬空期间,锁存器保持状态不变。开关触点第一次接通B点,就使Q翻转为0,Q翻转为1.此时开关触点已离开A点,在Q=1的作用下,即使触点的抖动会使B点电平发生跳动,也不会改变Q=0的状态。该过程中的Q和Q的波形如图题解5.2.2(a)所示。如果改用TTL电路74LS02实现,由于其输入电路如图题解5.2.2(b)点画线框内所示,所以当开关未接通A点时,电源﹢VCC将通过集成电路内部的电阻r1和肖特基二极管D1向电路外接电阻R1注入电流iI。如果R1阻值过大,iI在该电阻上产生的压降有可能超过TTL电路所允许的低电平输入电压最大值VILmax,从而电路可能发生逻辑混乱。可以列出下列不等式74LS系列电路规定VCC=﹢5V,VILmax=0.8V。74LS02中,r1的典型值为20kΩ,肖特基二极管正向导通时的典型压降VFSBD=0.4V。将上述参数代入不等式,可得R1≤4.2kΩ。为了降低电路功耗,R1取值不宜过小,一般应大于500Ω。所以R1得取值范
温馨提示:当前文档最多只能预览
8 页,若文档总页数超出了
8 页,请下载原文档以浏览全部内容。
本文档由 匿名用户 于 2020-01-25 10:11:05上传分享